Moduł biblioteczny IP Core do implementacji interfejsu SLVS-EC w układach FPGA firmy Xilinx
Firma Framos opracowała moduł biblioteczny SLVS-EC RX IP Core umożliwiający współpracę czujników wizyjnych SONY korzystających z nowego interfejsu SLVS-EC z układami FPGA firmy Xilinx, pozwalający inżynierom projektującym systemy wizyjne łatwo przejść na nową technologię szybkiej transmisji obrazu. Zestaw obejmuje zaszyfrowany IP Core ze środowiskiem symulacyjnym (ModelSim) i przykładowymi projektami.
Przygotowany zestaw referencyjny wraz z niezbędnym oprzyrządowaniem i oprogramowaniem oraz udokumentowanymi kodami źródłowymi, pozwala użytkownikom testować implementację czujnika obrazu bazującego na SLVS-EC.
Jako wbudowany blok funkcyjny łączący układ FPGA ze strumieniem danych z czujnika, SLVS-EC RX IP Core ma za zadanie odebrać dane z interfejsu i zarządzać konwersją byte-to-pixel dla różnych konfiguracji linii, przygotowując dane do przetwarzania przez układ FPGA.
Jest zgodny ze standardem SLVS-EC v1.2 dla 1, 2, 4 i 8 linii oraz obsługuje formaty pikseli od 8- do 14-bitowego. SLVS-EC RX IP Core współpracuje z obecnymi oraz jest przygotowany do współpracy z przyszłymi rodzinami układów FPGA.