Energooszczędne bufory zegarowe PCI Express Gen 4
Silicon Labs wprowadza do oferty pierwszą serię energooszczędnych buforów zegarowych kompatybilnych ze standardem PCI Express Gen 4, przystosowanych do zastosowań w energooszczędnych aplikacjach zasilanych napięciem 1,5/1,8 V: kartach sieciowych, ekspanderach szyny PCIe i akceleratorach HPC. Bufory serii Si532xx wprowadzają błąd jitteru na poziomie 40 fs rms, zapewniając kompatybilność ze specyfikacjami PCIe Gen 3 i Gen 4.
Zawierają wyjścia push-pull HCSL, eliminujące konieczność stosowania rezystorów dopasowujących, wymaganych w przypadku tradycyjnych buforów z wyjściem ze sterownikiem stałoprądowym. Z kolei wewnętrzny filtr w obwodzie zasilania eliminuje wpływ szumów z linii zasilającej na wartość wprowadzanego jitteru, dzięki czemu nie ma konieczności stosowania zewnętrznych regulatorów LDO niezbędnych w przypadku układów konkurencyjnych.
Nowe bufory występują w wersjach o impedancji 85 i 100 Ω zawierających do 12 wyjść zegarowych. Obecnie w ofercie dostępne są trzy modele o oznaczeniach Si53212, Si53208 i Si53204 zawierające odpowiednio 12, 8 i 4 wyjścia zegarowe PCIe, pozwalające na łączenie kaskadowe wielu buforów przy zapewnieniu maksymalnego, całkowitego jitteru dla systemu PCIe nie przekraczającego 0,5 ps rms.
Ich ceny hurtowe wynoszą od 1,40 USD za wersję 4-kanałową do 2,17 USD za 12-kanałową przy zamówieniach 10 tys. sztuk. W ofercie Silicon Labs dostępny jest ponadto zestaw deweloperski Si53204-EVB w cenie 175 USD, pozwalający użytkownikowi na szybką i łatwą ocenę właściwości nowych układów.