Miniaturowe generatory sygnału zegarowego o błędzie jitteru 75 fs
Renesas powiększa ofertę układów czasowych FemtoClock do systemów komunikacyjnych i centrów danych o nową rodzinę energooszczędnych i miniaturowych układów FemtoClock2 mogących pracować w trybie generatora sygnału zegarowego, oscylatora sterowanego cyfrowo (DCO) lub tłumika jitteru. Pierwsze dwa układy tej rodziny, RC32504A i RC22504A są zamykane w obudowach QFN-24 o powierzchni 4 x 4 mm, ponad 3-krotnie mniejszej od dostępnych na rynku odpowiedników. Umożliwia to umieszczanie ich w małej odległości od układów współpracujących, korzystających z sygnału zegara, co ułatwia projektowanie płytki drukowanej oraz zmniejsza przesłuchy między liniami i zakłócenia wprowadzane przez indukcyjności i pojemności pasożytnicze.
Układy FemtoClock2 umożliwiają tanie i łatwe implementowanie drzewa sygnału zegarowego w szybkich systemach transmisji danych nowej generacji. Charakteryzują się błędem jitteru wynoszącym zaledwie 64 fs RMS, zapewniając zgodność z wymogami PAM4 obowiązującymi w nowych routerach i switchach sieciowych. Pobierają około 600 mW mocy. Zapewniają tłumienie tętnień zasilania na poziomie co najmniej -80 dB oraz izolację między wyjściami wynoszącą -80 dBc. Występują w wersjach jedno- i dwuwejściowych z 4 wyjściami różnicowymi. Spełniają wymogi norm ITU-T G.8262 i G.8262.1 w zakresie synchronizacji sieci Ethernet/OTN.