20-wyjściowe bufory zegarowe do aplikacji PCIe Gen 4/Gen 5 zgodne ze standardem DB2000Q/QL
Microchip
Firma Microchip wprowadza na rynek 20-wyjściowe, różnicowe bufory sygnału zegarowego, wykraczające poza wymogi specyfikacji PCIe Gen 5 odnośnie wprowadzanego jitteru. Zostały one zaprojektowane do zastosowań w centrach danych nowej generacji. ZL40292 (z dopasowaniem falowym 85 Ω) i ZL40293 (100 Ω) są zgodne z wymogami standardu DB2000Q, natomiast ZL40294 (85 Ω) i ZL40295 (100 Ω) spełniają wymogi standardu przemysłowego DB2000QL.
Ponadto, wszystkie wersje są zgodne z wymogami PCIe Gen 1, 2, 3 i 4. Bufory serii ZL4029x stanowią idealne uzupełnienie chipsetów wymagających rozprowadzenia sygnałów zegarowych do kilku komponentów współpracujących, takich jak mikroprocesory czy układy FPGA i PHY w serwerach centrów danych, pamięciach masowych i innych aplikacjach korzystających z interfejsu PCIe.
Charakteryzują się bardzo małym jitterem addytywnym, wynoszącym około 20 fs, znacznie wykraczającym poza wymogi specyfikacji DB2000Q/QL (80 fs). Zastosowany standard sygnalizacji LP-HCSL (Low-Power High-Speed Current Steering Logic) pozwala w porównaniu z HCSL obniżyć o 1/3 pobór mocy oraz prowadzić dłuższe ścieżki na płytce drukowanej, zmniejszając liczbę komponentów i wymaganą powierzchnię.
Przykładowo, ZL40292 pozwala wyeliminować do 80 rezystorów (po 4 na wyjście) w porównaniu z typowym buforem HCSL. Bufory serii ZL4029x są zamykane w dwóch wariantach obudów QFN o powierzchni 10 x 10 mm i 6 x 6 mm.